TP MODUL 3-1



Tugas Pendahuluan (Percobaan 1 Kondisi 12)

Modul 3


1. Kondisi
[Kembali]

Percobaan 1 kondisi 12

Buatlah rangkaian seperti gambar percobaan 1 dengan dengan sumber 3.3V dengan output 8 bit.

2. Gambar Rangkaian Simulasi [Kembali]


3. Video Simulasi [Kembali]


4. Prinsip Kerja Rangkaian [Kembali]

Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), karena output masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya.

Pada rangkaian, terdapat 8 JK flip flop. Susunan dari 8 JK flip flop ini akan menghasilkan output 8 bit dengan letak MSBnya berada pada logicprobe paling kiri (berasal dari output flip flop yang paling kanan atau terakhir) , sedangkan LSBnya berada pada logicprobe paling kanan (berasal dari output flip flop paling kiri /pertama). Dapat dilihat bahwa untuk masing-masing input R dan S nya tidak aktif karena tegangan high yang berasal dari Vcc, sedangkan R dan S akan aktif jika keduanya diberi tegangan low. Sehingga hasil output dari semua logicprobe bergantung pada input CLK yang diberikan pada JK flip flop. Hanya JK flip flop pertama yang diberi input CLK nya langsung diterima dari DCLOCK. Sedangkan JK flip flop lainnya, inputnya bergantung pada output JK flip flop sebelumnya. Hasil output dari 8 JK flip flop dapat dilihat dari angka yang ditampilkan oleh logic probe dimana ouputnya akan mulai dari 00000000,00000001,00000010,........11111111. Karna mulainya dari LSB rangkaian diatas dapat juga disebut rangkaian Asynkronous jenis step up dimana outpunya dimulai dari urutan yang rendah ke urutan yang tinggi atau dalam decimal dimulai dari 0-9.

Pada JK flip flop saat pin S dialirkan ke ground maka pin SET akan aktif sehingga rangkaian akan berada dalam kondisi set dimana output yang dihasilkan pada semua logicprobe akan berlogika 1. Sedangkan saat pin R dialirkan ke ground maka pin RESET akan aktif sehingga proses perhitungan yang sudah berjalan akan kembali ke posisi 0 (dimana ouput dari semua logicprobe akan kembali berlogika 0 untuk memulai proses perhitungan dari awal.

5. Link Download [Kembali]

Download HTML DISINI
Download File Rangkaian DISINI
Download Video DISINI
Download Datasheet 74LS112 DISINI 
Download Datasheet SPDT DISINI
Download Datasheet LogicProbe DISINI

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATAKULIAh Elektronika 2021  OLEH: Muhammad Ilhamdi Akbar 2010953001 Dosen Pengampu: Dr.Darwison,M.T Jurusan Teknik Elek...